人物專訪 智慧穿戴 智慧錶 snapdragon wear RISC-V Oryon CPU 高通認為智慧錶平台靠軟體定義持續創新,積極攜手Google確保RISC-V架構相容、生成式AI暫無絕對必要 智慧錶隨著個人保健、自我健康管理等需求逐年增長,高通安排穿戴與混和訊號解決方案資深副總經理Dino Bekis接受採訪;Dino Bekis提到,高通雖然在多個平台導入自研Oryon CPU,不過智慧錶平台Snapdragon Wear的條件相較其它平台電池更小,故高通日前宣布將於Snapdrgaon Wear平台投入RISC-V的開發,希望選擇更節能的CPU架構,同時攜手Google確保生態環境能持續相容,但高通並未對智慧錶平台使用何種架構設限,取決於與生態環境的相容及是否提供省電高效能特性。 ▲高通投入RISC-V的目的之一就是希望能應用在智慧穿戴,也強調攜手Google確保與現行Andr Chevelle.fu 6 個月前
科技應用 美國商務部 RISC-V 美國商務部評估中國採用 RISC-V 架構 是否可能對國安造成影響 美國商務部正評估中國使用開源 RISC-V 處理器架構的國安影響,考慮適當措施回應。 美國商務部表示,目前正在評估中國境內業者使用RISC-V架構設計處理器是否會對美國造成國家安全。 相比Arm架構採技術專利授權使用模式,RISC-V則是以開源形式提供使用,最初是在2010年由加州大學柏克萊分校學者推動,並且由外部志願者與業界人士貢獻技術,後續更由AMD、晶心科技、英國航太系統、加州大學柏克萊分校、Bluespec、Cortus、Google、GreenWaves Technology、慧與科技、華為、IBM、Imperas Software、中國科學院、北京清華大學、印度理工學院、萊迪思半導 Mash Yang 12 個月前
科技應用 performance RISC-V HiFive Premier P550 P550 SiFive 推出 HiFive Premier P550 開發板 加速 RISC-V 應用開發 HiFive Premier P550 採用四核心價個設計的 SiFive Performance P550 處理器,可滿足現代工作負載的運算需求,並且提供更高運算度與電功耗性能表現。 SiFive於Embedded World活動上宣佈推出最先進的RISC-V開發板HiFive Premier P550,將在今年7月透過Arrow Electronics公開銷售,讓全球開發者可以以此開發、測試新的RISC-V應用功能,例如機器視覺、影片分析、AI PC等,並且能在不同市場領域導入人工智慧或其他尖端技術。 HiFive Premier P550採用四核心價個設計的SiFive Performa Mash Yang 1 年前
科技應用 AI sig RISC-V LLM SIG 台灣 RISC-V 聯盟成立 Platform SIG 及 LLM SIG 工作小組 latform SIG 工作小組旨在促進國內 RISC-V 系統晶片設計、生態系統與應用佈署上的交流。LLM SIG 工作小組則將開發 RISC-V 技術學習大型語言模型。 由台灣物聯網產業技術協會 (TwIoTA)支持成立的台灣RISC-V聯盟 (RVTA),日前宣布成立「Platform SIG」及「 LLM SIG」兩個工作小組,期望透過SIG工作小組的深度交流,促進國內產業、學術及研究單位在RISC-V領域科技應用合作,並且加速RISC-V價值鏈連結,讓台灣產業從研發、設計到應用都能具備導入RISC-V開放架構技術。 聯盟會長林志明在說明SIG工作小組的成立宗旨時指出,「RISC-V科 Mash Yang 1 年前
產業消息 CPU mcu soc RISC-V SiFive 大型語言模型 生成式AI 台灣RISC-V聯盟設立平台工作小組與AI大型語言工作小組,旨在使研發、設計至應用皆具導入RISC-V開放架構的能力 採取開源的RISC-V是許多晶片產業看好的核心架構,作為全球晶片產業聚集地的台灣也看到RISC-V的未來性成立台灣RISC-V聯盟(RVTA);RVTA在聯盟會長林志明(晶心科技董事長暨執行長)倡議下組成兩個SIG(特別興趣小組)工作小組,並於近期取得聯盟執委會全數執行委員共識,希冀透過SIG工作小組深度交流,促使台灣產、學、研於RSIC-V應用合作,進一步使台灣產業自研發、設計至應用都具備導入RISC-V的技術與能力,預期再2024年9月11日2024 RISC-V Taipei Day展現工作成果。 ▲RVTA於2019年在台北電腦公會、台灣務聯網產業技術協會支持下成立,同時隸屬RISC- Chevelle.fu 1 年前
產業消息 RISC-V SiFive SiFive慶祝在台五週年:關鍵創新由此啟動 SiFive 宣布在台營運滿 5 周年,並表示台灣團隊在全球產品創新扮演關鍵角色,也將持續推動 RISC-V 架構應用市場佈局。 RISC-V技術業者SiFive宣布在台營運滿5周年,並且強調在台灣境內已經聘用超過100名研發工程人員,更說明台灣團隊在全球產品創新扮演關鍵角色。 SiFive技術長暨共同創辦人李潤燮 (Yunsup Lee)表示,台灣團隊對於SiFive在公司成長動能的重要性,並且說明過去5年以,台灣團隊的貢獻不僅對SiFive產生重要影響,更加速RISC-V領域技術發展成長,同時也期許台灣團隊接下來能繼續發揮影響力,帶動持SiFive及RISC-V社群成長,更呼籲更多台灣IC Mash Yang 1 年前
產業消息 中國 22nm 半導體 RISC-V 浙江大晶片 中國科學院計算技術研究所打造一片晶圓等於一顆處理器的256核浙江大晶片,目標是實現具1,600核心的晶圓級處理器 根據Tom's Hardware報導,中國科學院計算技術研究所著手進行一項晶圓級處理器計畫,稱為浙江大晶片,在一片完整的22nm製程晶圓生產單一顆256核RISC-V架構處理器,等同這顆晶圓本身就只夠生產一顆處理器;中國科學院計算技術研究所計畫未來將把這項技術擴大到1,600個核心。 ▲浙江大晶片由16個具備16核RISC-V的小晶片構成,目標是擴展到100個小晶片 不過中國科學院計算技術研究所並非首家提出晶圓級處理器概念的單位,美國Cerebras也曾提類似的概念,只是中國科學院計算技術研究所是透過22nm製程生產,相較現在半導體業界即將邁入3nm先進製程有不小差距,浙江大晶片的能耗 Chevelle.fu 1 年前
產業消息 半導體 新思科技 Synopsys 架構設計 RISC-V Synopsys公布RISC-V ARC-V處理器IP與完整設計工具支援,使客戶受益RISC-V理想的能耗、性能比 新思科技Synopsys宣布擴大其ARC處理器IP組合,提供基於RISC-V架構的RISC-V ARC-V處理器IP,使客戶有更多處理器IP選擇彈性,並受益RISC-V架構出色的能耗、效能比;同時強調以新思科技累積數十年的處理器IP與軟體工具開發套件經驗,還有持續增長與擴展的RISC-V軟體生態系,使客戶能更輕鬆導入RISC-V架構。 32位元的ARC-V RMX嵌入式處理器IP預計於2024年第二季推出,32位元ARC-V RHX即時處理器IP與64位元ARC-V RPX運算級處理器IP預計於2024年下半年推出 ▲新思科技透過完整由入門置高效能的RISC-V架構與開發工具支援,使客戶能輕鬆 Chevelle.fu 1 年前
科技應用 Google Android RISC-V Google 宣布明年將推出支援 RISC-V 開源架構的 Android 模擬器 Google展現了對RISC-V開源架構的強烈支持和期望,不僅將促進RISC-V技術在Android生態系中的應用,也為開發者和業者提供了新的機會。 先前由Qualcomm宣布與Google合作打造相容Wear OS、以RISC-V架構為基礎的智慧穿戴解決方案之後,Google公布接下來讓Android平台支援RISC-V開源架構的未來發展計畫。 Google最早是在去年底的RISC-V Summit活動上宣布,將使RISC-V開源架構成為Android平台T1等級支援設計,將與Arm架構列為同一等級,意味日後將使Android平台能更進一步相容於RISC-V開源架構上運作,甚至也在近期進入成 Mash Yang 1 年前
科技應用 Google qualcomm ARM RISC-V Qualcomm 與 Google 合作 以 RISC-V 架構佈局智慧穿戴裝置市場 Qualcomm與Google合作,將推出基於RISC-V架構的智慧穿戴裝置解決方案,並支援Wear OS by Google,希望降低對Arm架構依賴。 Qualcomm宣布與Google合作,共同推出以RISC-V架構為基礎設計的智慧穿戴裝置解決方案,並且能相容Wear OS by Google作業系統,藉此擴大Snapdragon Wear平台應用可能性。 不過,Qualcomm尚未透露以RISC-V架構為基礎設計的智慧穿戴裝置解決方案具體推出時程,以及相應產品具體名稱。 在此之前,Qualcomm已經與Bosche、英飛凌、Nordic、恩智浦在內業者合資成立公司,計畫推動RISC-V Mash Yang 1 年前