AMD宣布推出第二代Versal Premium自適應SoC平台FPGA,為了實現滿足下一代資料密集型工作負載需求,除了支援更高能源效率的LPDDR5以外,率先支援CXL 3.1、PCIe Gen 6,成為業界首款在硬體IP使用此兩項新世代傳輸介面的FPGA產品。藉由將第二代Versal Premium與AMD EPYC CPU搭配,系統架構師可透過CXL或PCIe將兩者以超高速介面連接,提升資料密集型應用的處理能力,同時使用CXL還可提供記憶體的一致性。
AMD第二代Versal Premium系列開發工具預計2025年第二季釋出,2026年初提供晶片樣品,2026年下半年開始量產出貨
▲第二代Versal Premium預計2026年下半年推出,是否暗示屆時PCIe Gen 6也會開始成為業界主流?
PCIe Gen 6相對支援PCIe Gen 4與PCIe Gen 5的競品提供2至4倍的傳輸速度,而基於PCIe Gen 6的CXL 3.1則在相似延遲下提供CXL 2.1的兩倍頻寬與包括增強的Fabric與一致性功能;藉由支援LPDDR5、CXL 3.1、PCIe Gen 6,第二代Versal Premium使處理器與加速器之間更快速、有效率的存取與轉移資料,同時CXL 3.1與LPDDR5能夠協助釋放更多記憶體,對於包括資料中心、測試測量、航太、國防等資料密集的即時處理與儲存需求有相當大的幫助。
第二代Versal Premium支援達8,533MT/s的LPDDR5記憶體,相對競品支援的LPDDR4或LPDDR5記憶體的連接速度提高2.7倍;同時借助支援CXL記憶體擴展模組,亦可相較單獨使用LPDDR5X記憶體高出2.7倍總頻寬,使得第二代Versal Premium能使多個加速器實現可擴展的記憶體池化及擴展,進而提高記憶體使用率並增加頻寬與容量。且結合多個元件動態分配記憶體池,第二代Versal Premium不須使用fabric或交換機即可改善多頭單羅及元件的記憶體使用率,並支援最多兩個CXL主機。
此外第二代Versal Premium也具備增強的安全性,於硬體IP首次整合PCIe完整性與數據加密,此外硬體DDR5記憶體控制器內建的內聯加密功能可保護靜態資料,並透過400G高速加密引擎協助元件以高達2倍的線速保護使用者資料,進而完成更快速的安全資料交易。