新思科技Synopsys宣布擴大其ARC處理器IP組合,提供基於RISC-V架構的RISC-V ARC-V處理器IP,使客戶有更多處理器IP選擇彈性,並受益RISC-V架構出色的能耗、效能比;同時強調以新思科技累積數十年的處理器IP與軟體工具開發套件經驗,還有持續增長與擴展的RISC-V軟體生態系,使客戶能更輕鬆導入RISC-V架構。
32位元的ARC-V RMX嵌入式處理器IP預計於2024年第二季推出,32位元ARC-V RHX即時處理器IP與64位元ARC-V RPX運算級處理器IP預計於2024年下半年推出
▲新思科技透過完整由入門置高效能的RISC-V架構與開發工具支援,使客戶能輕鬆上手並導入RISC-V架構
新思ARC-V處理器IP提供自高效能、中階與低功耗選項,還有針對特定需求的功能性安全(Funtional Safety)版本,滿足不同領域使用的需求;同時為加速軟體開發作業時程,新思MetaWare開發工具套件將為ARC-V處理器IP提供資源,且以AI驅動的Synopsys.ai完整EDA工具亦與ARC-V處理器IP偕同最佳化,導入客戶不需額外配置或修改,即可獲得開機即用的開發與驗證環境,能使ARC-V架構的SoC提升效能與結果品質。
新思科技ARC-V功能性安全(FS)處理器IP已整合硬體安全功能,可偵測系統錯誤、支援
ASIL B與ASIL D安全層級,並加速ISO 26262 功能性安全與ISO 21434車用網路安全的認證。ARC-V FS處理器IP是以已取得ISO 9001認證的新思科技品質管理系統(QMS)為基礎而
開發出來的,能滿足具挑戰性的ASIL D系統開發標準。此外,MetaWare安全性開發工具
套件則可協助軟體開發人員加速符合ISO 26262規範的程式碼開發作業。
2 則回應
lisa00929.pixnet.net/blog/post/117002611